联系电话:021-54265138
【登录】【注册】
您现在的位置:首页 > 产品中心 >Cadence Sigrity
Cadence Sigrity OptimizePI

概述

Cadence Sigrity OptimizePI 可以自动地选择和放置去耦电容来确保产品设计以最低的成本满足电源分配系统(PDS)的性能目标。OptimizePI 的应用对象为PCB 或IC 封装或者他们混合在一起的系统设计。Sigrity 的专利优化算法可以独创性的进行基于成本的PDS 分析。OptimizePI 可以最大限度的节省设计空间并找到一系列的最优备选电容,从而指导用户进行具体的PDS优化。

 

优点

超乎想象的成本节省减少去耦电容的过设计使用 OptimizePI通常可以节省15%到50%的成本,对那些去耦电容很多以及板子产量特别大的设计来说效果最为明显。成本的节省主要是通过减少去耦电容的数目和采用价格更低的电容来实现的。然而,一些半导体供应商可能会向用户推荐去耦电容或者优选电容,比如每个电源pin放置一个电容或者优选电容方案,但是这常常会导致过设计。OptimizePI 则可以帮助用户减小这部分过设计从而获得更大的市场优势。

 
功能特征

OptimizePI 是在确保PDS 性能的基础上实现成本的降低 。Sigrity 的优化过程考虑了去耦电容的选择、元器件的采购成本及贴片成本之间的复杂关系。

OptimizePI建议的方案是所有可行设计方案中的最佳选择。性能的计算依据的是所有频率上整个设计方案的总体PDS的性能。关键器件和指定频率范围内的具体设计目标可以用来指导优化的过设计。

使用模型

虽然OptimizePI 的主要目标是在布局布线后的PDS 优化,但是布局布线前的设计方案也是可以获得的。这将有助于在设计的流程中尽早的发现并减少去耦电容的过设计,并针对每个器件得到基于去耦电容放置的最佳设计方案。对于布局布线后的应用来说,OptimizePI 的工作模型来自于布线文件。它也可以被生产制造部门的工程师用于后期制作的成本节约。

 

基于任务的工作流程

OptimizePI 中建好一个设计模型通常只需要30 分钟的时间。软件可以指导用户顺着工作流程中的每个任务一步一步的完成仿真。初始的设置包括导入PCB 或IC 封装,以及导入每个公司特有的电容库模型。去耦电容本身的成本和每个电容的放置成本,以及供应商提供的电容模型都包含在这个库中。设置选项还包括去耦电容的选择过滤,屏蔽某些设备对整个PDS 性能的效应等。去耦电容的选择可能受限于电容库的子集或者去耦电容的尺寸。交互式的结果窗口使用户可以在不同的设计方案之间来回切换。OptimizePI 的结果还可以导入到一张表格中并反标回PCB设计中。

接口

适用于Windows和Linux的操作系统,支持多CPU的仿真。

与市面上流行的PCB和IC封装的布线文件都有导入接口,如Sigrity,Cadence, Mentor Graphics,Altium,Zuken等。

 

版权所有:上海东好科技有限公司,不得复制或转载
地址:上海市长清路1200弄39号森宏旗臻1205室
咨询热线:021-54265138
电子邮箱:info@eastwell.com.cn